张力

发布时间:2022年09月17日 19:41 阅读人数:
姓名:张力 研究方向:
导师类型: 主讲硕士生课程:
职称: 主讲博士生课程:
专业: 联系方式:

姓名:张力

研究方向:人工智能算法及硬件加速、RISC-V处理器设计与应用、三维芯片异质集成

导师类型:硕士生导师

职称:副教授

 

个人简介:

2018年博士毕业于华中科技大学微电子学与固体电子学专业,2018-2021年于浙江大学信息与电子工程学院从事博士后工作,于2021年底进入湖北工业大学理学院任副教授。从事集成电路与数字系统设计方面的研究,主要方向为人工智能软硬件设计、高能效边缘处理器、以及3D芯片无线互连技术。先后参与了多个国自然基金面上项目、重点研发项目,科技部、浙江省重点研发项目,在其中多个项目中担任芯片设计部分负责人,主持开发了多款计算加速、工业控制处理器芯片。发表SCI论文、国际会议论文和中文核心期刊数十篇,曾获得CSTIC 2021最佳青年工程师论文奖。同时也是IEEE TCAD , Elsevier integration等期刊的审稿人,CSTIC ICITES等会议的技术委员会成员。

 

科研项目:

1.       企业横向,基于边缘计算的智能监控终端技术研究,10万元,20224-20234月,在研,主持

2.       南方电网基于边缘计算与芯片技术的智能配电网设备全系感知技术研究与应用科技项目, 270万元,20209-20224月,结题,主要参与人

3.       国家自然科学基金委员会,重点项目,机器学习辅助的EDA后端设计关键技术和工具链研究,356.4万元,20211-202512月,在研,参与

4.       浙江省科学技术厅,重点研发计划项目,面向先进工艺的智能化集成电路设计自动化软件及平台研发,780万元,20201-202212月,在研,参与

 

科研成果

1.         Li Zhang, Di Gao, Shuo Chen, Xudong Lu, Zhanxi Pang, Chuangtao Chen, Xunzhao Yin, and Cheng Zhuo, “An Energy Efficient Floating Point Computing Infrastructure Embedding Ferroelectric Field Effect Transistor Based Ternary Content Addressable Memories (一种嵌入铁电晶体管内容寻址存储器的高能效浮点运算结构),”Journal of Electronics & Information Technology, vol. 43, no. 6, pp. 1518-1524, 2021.

2.         Li Zhang, Xian Zhou and Chuliang Guo, A Cnn Accelerator With Embedded Risc-V Controllers,CSTIC 2021, Shanghai. The Best Young Engineer Paper Award

3.         Chuliang Guo, Li Zhang, Xian Zhou, Grace Li Zhang, Bing Li, Weikang Qian, Xunzhao Yin, and Cheng Zhuo, “A Reconfigurable Multiplier for Signed Multiplications with Asymmetric Bit-Widths,” ACM Journal on Emerging Technologies in Computing Systems (JETCS), vol. 17, issue 4, pp. 1-16, 20.

4.         Xunzhao Yin,  Chao Li, Qingrong Huang, Li Zhang, Michael Niemier, Xiaobo Sharon Hu, Cheng Zhuo, and Kai Ni, “FeCAM: A Universal Compact Digital and Analog Content Addressable Memory Using Ferroelectric,” IEEE Transactions on Electron Devices (TED), vol. 67, issue 7, pp. 2785-2792, 2020.

5.         Xian Zhou, Li Zhang, Chuliang Guo, Xunzhao Yin, and Cheng Zhuo, “A Convolutional Neural Network Accelerator Architecture with Fine-Granular Mixed Precision Configurability,” in Proc. IEEE International Symposium on Circuits and Systems (ISCAS), pp. 1-5, 2020.

6.         Chuliang Guo, Li Zhang, Xian Zhou, Weikang Qian, and Cheng Zhuo, “A Reconfigurable Approximate Multiplier for Quantized CNN Applications,” Proc. IEEE/ACM Asia and South Pacfic Design Automation Conference (ASPDAC), pp. 235-240, 2020.

7.         Li Zhang, Dawei Li, Xuecheng Zou, Yu Hu, Xiaowei Xu, Scalable and Parameterized Architecture for Efficient Stream Mining”, IEICE transections on Fundamentals of Electronics, Communications and Computer Sciences, 2018, 101(1):219-231.

8.         Li Zhang, Xiaowei Xu, Dawei Li, Jun Zou, Xuecheng Zou, Analysis and measurement of misalignment effect in inductive-coupling wireless inter-chipconnection, IEICE Electronics Express, 2017, 14(12):1-10.

9.         Li Zhang, Xiaowei Xu, Dawei Li, Xiaofei Chen, Xuecheng Zou, A single phase modulation for pulse-based inductive-coupling connection in 3D stacked chip, IEICE Electronics Express, 2017, 14(20):1-6.

10.     Li Zhang, Tie Li, Baocun Wang, Xuecheng Zou, A 50% power reduction in inductive-coupling transceiver for 3D-stacked inter-chip data link, IEEE International Nanoelectronics Conference, Chengdu, China, 2016, pp.1-2.